陈阁维的脚步没有停顿,径直来到门前,抬手敲了敲房门。
随即,李海珍的声音响起。
“进来。”
得到允许的陈阁维随即推门而入,李海珍豪华的办公室出现在他的眼前。
头发明显有几处灰白的李海珍没有坐在办公桌后,而是站在办公室中央的工作站前,检查着自己的工作站。
忙碌的李海珍快速回了下头,看见是陈阁维进来后,便闲聊似的说道。
“稍等一会儿,我这个硬件有点问题,刚刚换了最新的CPU,结果他这个工作负载跑的时间反而翻倍了。”
陈阁维稍稍蹙眉,向着李海珍走近了几步,看了看他手里捣鼓的东西。
李海珍手里拿着一个刚刚拆下来的大号CPU,这个CPU前段时间陈阁维才在爆料新闻上看到过。
AMD公司出的最强力的CPU3950X,还有一个炫酷的名字叫做线程撕裂者。
看着目前最尖端的东西,陈阁维稍稍被挑起了几分兴趣,开口说道。
“我以为还有一个月才会发售。”
“不,是还没开始发售,我这块是别人送的。”
李海珍淡淡的说了句,然后将旁边的另一块CPU装了回去。
陈阁维看着李海珍装的另一块CPU,脑袋向前探了探,看清楚了上面的英特尔表示后,陈阁维平淡地开口说道。
“议长您应该知道,AMD和inter的底层指令集有差别吧?”
“我当然知道。”
李海珍点了点头答应道。
“但是我运行的是4线程Verilator,zen3的分支预测和取之贷款应该要比inter的goldencove好才对。”
“但是他们的前端运行逻辑不同。”
陈阁维再次开口说道,不知不觉间他已经来到了李海珍的身边,开始认真的同他讲解着。
“inter后面的预译码会提前做出修正,而不是到了最后作为branch miss被报出,这样就会导致他有大量的BTB miss……”
陈阁维认真的说着,而旁边到的李海珍也放下了手上的动作,认真的聆听着,时不时地还提一两个问题,和陈阁维讨论。
在二十分钟后,发现了底层逻辑差异而带来的巨大变化后,李海珍恍然大悟地点了点头,接着,扭头认真的看向陈阁维问道。
“你还懂芯片架构?”
“一点点。”
陈阁维平淡的回答道。
“以前研究过一段时间,学汇编的时候顺带着接触了下。”
李海珍思索着,再次点头。
过了三四秒,他才像刚反应过来似的,再次看向陈阁维,确认着问道。
“你是,24岁?”
“嗯。”
陈阁维轻轻点头。
“唉。”
李海珍随即叹了口气,然后无奈道。
本章未完,请点击下一页继续阅读! 第2页/共4页